FPGA用 EtherCAT マスタ IP
Intel FPGA 、Xilinx FPGA に対応した EtherCAT Master IPです。EtherCAT Master IPを使用するためのAPI、サンプルソフトが付属しているので、購入後すぐにご使用いただけます。
ハードウェアマスタの特徴
- ハードウェアIPにより、μ秒オーダーのサイクリック周期でもジッタが発生しない
- 通信周期が確定するのでスレーブの処理時間設計が容易
- EtherCAT通信にシステムの制御アプリケーションの負荷の考慮が不要
- パケット生成、解析にCPUリソースを必要としない
- 従来の通信専用ICを使用していたシステムと同じ設計方針でEtherCAT化することが可能